Στη φάση αυτή μιλάμε για καθόλου διόρθωση. Το interface απλώς επαναλαμβάνει το προηγούμενο δείγμα. Ωστόσο, υπάρχει η δυνατότητα να πραγματοποιηθεί interpolation από το ψηφιακό φίλτρο που ακολουθεί. Η οδηγία για να δημιουργηθεί ένα τεχνητό ενδιάμεσο δείγμα για να αντικαταστήσει αυτό που λείπει δίνεται από το pin VERF το οποίο δεν ακολουθεί απλώς το ERF αλλά είναι η έξοδος ενός λογικού "OR" με άλλους δείκτες σφαλμάτων που επίσης προσφέρει το interface.Διόρθωση στο περίπου δηλαδή.
Είναι μια δυνατότητα που προσφέρει το σύστημα μέτρησης μέσα από ένα πακέτο ρύθμισης παραμέτρων οι οποίες έχουν ως στόχο να αναδείξουν την δυνατότητα ενός ψηφιακού interface (το οποίο περιλαμβάνει το στάδιο εξόδου, την γραμμή μεταφοράς και το στάδιο εισόδου του DAC) να ανταπεξέλθει όταν το σήμα δεν έχει καλή ποιότητα. Κατά τη διάρκεια των πειραματικών μετρήσεων χρειάστηκε αρκετός θόρυβος για να αρχίσουν να εμφανίζονται σφάλματα και δεν μπορώ να πω με βεβαιότητα ότι τέτοια στάθμη θορύβου είναι, όντως, ρεαλιστική. Ωστόσο, το πείραμα έδειξε μια κάποια εξάρτηση από το καλώδιο και σκέπτομαι ότι θα ήταν ενδιαφέρον να περιληφθούν τα δεδομένα αυτά. Είναι σημαντικό να εξηγηθεί το ότι δεν είναι το καλώδιο που δημιουργεί τα σφάλματα. Η κυματομορφή φαίνεται να παραμορφώνεται έντονα κάτω από τέτοιες συνθήκες, πριν εισέλθει στη γραμμή μεταφοράς. Κρίνοντας οπτικά, είναι πραγματικά θαυμαστό το ότι το PLL κλειδώνει επάνω σε τέτοιο σήμα και παράγει ένα master clock που είναι ακριβές! Αυτό που διερευνάται είναι αν κάποια καλώδια βοηθούν ή όχι το front end του μετατροπέα να ανταπεξέλθει καλύτερα.Είναι κάτι που έχει σχέση με την καθ' ημέραν πράξη, ή επελέγη απλώς επειδή δεν μπορούσαμε να σκεφτούμε κάτι προσφορότερο?


Reply With Quote